Ваш любимый книжный интернет-магазин
Ваш город: Москва
Ваше местоположение – Москва
 Да 
От вашего выбора зависит время и стоимость доставки
Корзина: пуста
Авторизация 
  Логин
  
  Пароль
  
Регистрация  Забыли пароль?

Яндекс-Поиск по сайту
(морфологический)

Поиск по каталогу 
(строгое соответствие)
ISBN
Фраза в названии или аннотации
Автор
Язык книги
Год издания
с по
Электронный носитель
Тип издания
Вид издания
Отрасли экономики
Отрасли знаний
Сферы деятельности
Надотраслевые технологии
Разделы каталога
худ. литературы
Читайте отзывы покупателей и оценивайте качество магазина на Яндекс.Маркете

Язык Verilog в проектировании встраиваемых систем на FPGA

В наличии
Местонахождение: МоскваСостояние экземпляра: новый
Бумажная
версия
Автор: Соловьев В.В.
ISBN: 978-5-9912-0844-4
Год издания: 2020
Формат книги: 70×100/16 (170×240 мм)
Количество страниц: 440
Издательство: М.: Горячая линия – Телеком
Вид издания: Монография
Цена: 804 руб.
Положить в корзину
Позиции в рубрикаторе
Отрасли знаний:
Код товара: 529263
Способы и сроки доставки в город Москва *Возможность
оплаты при
получении заказа
Самовывоз из Москвы (собственные пункты самовывоза)
  - комплектация не более 2 рабочих дней
Нет, только предоплата
Самовывоз из города Москва (пункты самовывоза партнёров)
  - комплектация не более 2 рабочих дней
  - контрольный срок доставки: от 2 до 10 дней в зависимости от региона поставки
Есть, наличными и банковской картой
Курьерская доставка CDEK из города Москва
  - комплектация не более 2 рабочих дней
  - контрольный срок доставки: ? дн.
Есть, наличными и банковской картой
Доставка Почтой России из города Москва
  - комплектация не более 2 рабочих дней
  - контрольный срок доставки: ? дн.
Есть, наличными
Экспресс-доставка EMS из города Москва
  - комплектация не более 2 рабочих дней
  - контрольный срок доставки: ? дн.
Нет, только предоплата
      Аннотация: Книга является введением в практическое проектирование на языке Verilog встраиваемых систем на программируемых логических интегральных схемах (ПЛИС – FPGA). Дано понятие встраиваемой системы, рассмотрены область использования и функции встраиваемых систем. Представлены подмножество языка описания аппаратуры Verilog для синтеза проектов и введение в систему проектирования Quartus. Рассмотрены вопросы проектирования на FPGA комбинационных схем, а также различных стандартных функциональных узлов комбинационного и последовательностного типа, используемых во встраиваемых системах. Описаны методы проектирования сумматоров и умножителей. Рассмотрены вопросы проектирования на FPGA конечных автоматов, структурные модели, стили описания на языке Verilog, способы кодирования внутренних состояний, методы синтеза. Для каждого функционального узла приведены рекомендации по наиболее эффективному использованию рассматриваемых методов проектирования.
      
      Для специалистов в области разработки встраиваемых систем, научных работников, аспирантов, преподавателей, будет полезна студентам соответствующих специальностей.